• Complex
  • Title
  • Keyword
  • Abstract
  • Scholars
  • Journal
  • ISSN
  • Conference
成果搜索

Inventor:

魏榕山 (魏榕山.) [1] (Scholars:魏榕山) | 胡志杰 (胡志杰.) [2] | 吴志强 (吴志强.) [3]

Indexed by:

incoPat

Abstract:

本发明涉及一种低资源调用的8192点基2 DIT ASIC电路设计方法。(1)计算主体模块:基于基2 DIT思想,利用状态机作为主体,实现对DIT蝶形图的描述,且在状态机内部采用阻塞赋值的方式,DIT蝶形图的每一级均由两组寄存器组成,在用状态机实现时,利用两组寄存器组之间的数据更新来回根据权重值变换,每组寄存器组中都有实部与虚部组成;(2)三角函数生成模块:用于生成三角函数,以便于计算主体模块进行快速傅里叶变换、欧拉变换后的三角函数调用。本发明通过蝶形图中每级主寄存器组之间的重复调用,降低计算复杂度,提高精确度,使得每级时域抽选过程中层层误差迭加的积累值大为降低,更快地实现快速傅里叶变换时域抽选过程,达到实现低资源调用。

Keyword:

Reprint 's Address:

Email:

Show more details

Related Keywords:

Related Article:

Patent Info :

Type: 发明申请

Patent No.: CN201810341207.3

Filing Date: 2018/4/17

Publication Date: 2023-08-08 00:00:00

Pub. No.: CN108319804B

公开国别: 中国

Applicants: 福州大学

Legal Status: 授权

Cited Count:

WoS CC Cited Count:

SCOPUS Cited Count:

ESI Highly Cited Papers on the List: 0 Unfold All

WanFang Cited Count:

Chinese Cited Count:

30 Days PV: 4

Online/Total:744/10699722
Address:FZU Library(No.2 Xuyuan Road, Fuzhou, Fujian, PRC Post Code:350116) Contact Us:0591-22865326
Copyright:FZU Library Technical Support:Beijing Aegean Software Co., Ltd. 闽ICP备05005463号-1